К176РУ2

Микросхема представляет собой оперативное запоминающее устройство (ОЗУ) на 256 бит с управлением. Содержит 2088 интегральных элементов.


Назначение выводов:
1 — вход адресный;
2 — вход адресный;
3 — вход адресный;
4 — общий;
5 — напряжение питания;
6 — вход адресный;
7 — вход адресный;
8 — свободный;
9 — вход адресный;
10 — вход адресный;
11 — вход адресный;
12 — вход информации;
13 — выход Q;
14 — выход Q;
15 — вход записи считывания;
16 — вход выбора микросхемы.

условное графическое обозначение микросхемы К176РУ2

Электрические параметры:
Номинальное напряжение питания . . . . . . . . . . . . . . . . . . . . . . . . . 9 В ±5%
Выходное напряжение низкого уровня . . . . . . . . . . . . . . . . . . . . . . ≤ 0,3 В
Выходное напряжение высокого уровня . . . . . . . . . . . . . . . . . . . . . ≥ 8,2 В
Входной ток низкого уровня . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≥ -0,5 мкА
Входной ток высокого уровня . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 0,5 мкА
Выходной ток втекающий или вытекающий . . . . . . . . . . . . . . . . . . . ≤ 5 мА
Ток утечки на выходе . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≥ -0,5 мкА
Ток потребления . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 0,5 мкА
Ток потребления в динамическом режиме . . . . . . . . . . . . . . . . . . . . ≤ 1 мА
Мощность на корпус . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 50 мВт
Время считывания . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 550 нс
Время восстановления . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≥ 180 нс
Время цикла записи информации . . . . . . . . . . . . . . . . . . . . . . . . . . ≥ 0,9 мкс
Время цикла считывания информации . . . . . . . . . . . . . . . . . . . . . . . ≥ 0,9 мкс
Длительность фронта и среза входного
сигнала выбора микросхемы . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 5 мкс
Длительность входного сигнала выбора микросхемы . . . . . . . . . . . . . ≥ 0,7 мкс
Время задержки входного сигнала выбора микросхемы
относительно фронта входного сигнала адреса . . . . . . . . . . . . . . . . . ≥ 20 нс
Входная емкость . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .≤ 8 пФ
Выходная емкость . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .≤ 12 пФ
Коэффициент объединения по выходу (при нагрузочной
способности не более 4 входов логических элементов) . . . . . . . . . . . .≤ 16 

Если вам понравилась статья, вы можете подписаться на RSS или E-mail рассылку. Для получения обновлений по электронной почте, введите ваш e-mail адрес в эту форму (Доставка от FeedBurner):

Добавить комментарий

Ваш e-mail не будет опубликован. Обязательные поля помечены *