Микросхема К500ИР141

Микросхема представляет собой универсальный четырехразрядный регистр сдвига. Содержит 911 интегральных элементов.

Назначение выводов микросхемы К500ИР141:

  1 — общий 1;
  2 — выход Q2;
  3 — выход Q3;
  4 — вход синхронизации С;
  5 — вход «сдвиг вправо» DR;
  6 — вход D3;
  7 — вход дешифратора S2;
  8 — напряжение питания;
  9 — вход D2;
10 — вход дешифратора S1;
11 — вход D1;
12 — вход D0;
13 — вход «сдвиг влево» DL;
14 — выход Q0;
15 — выход Q1;
16 — общий 2.

Условное графическое обозначение микросхемы К500ИР141:

условное графическое обозначение микросхемы К500ИР141

Электрические параметры микросхемы К500ИР141:

Номинальное напряжение питания . . . . . . . . . . . . . . . . . . . . . . . . . . -5,2 В ±5%
Выходное напряжение высокого уровня . . . . . . . . . . . . . . . . . . . . . . ≥ -0,98 В
Выходное напряжение низкого уровня . . . . . . . . . . . . . . . . . . . . . . . ≥ -1,63 В
Входной ток высокого уровня по выводам 5, 6, 9, 11, 12, 13 . . . . . . . . ≤ 220 мкА
Входной ток низкого уровня . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 0,5 мкА
Ток потребления . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126 мА
Время задержки распространения при выключении
по входу синхронизации С . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1…4,3 нс
Время задержки распространения при включении
по входу синхронизации С . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1…4,3 нс
Время перехода из состояния высокого уровня
в состояние низкого уровня . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1,1…3,3 нс
Время перехода из состояния низкого уровня
в состояние высокого уровня . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1,1…3,3 нс
Время подготовки низкого и высокого уровней
на информационном входе D0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 2,5 нс
Время выдержки низкого и высокого уровней
на информационном входе D0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 1,5 нс
Время подготовки низкого и высокого уровней
по управляющим входам S1, S2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .≤ 3,5 нс
Время выдержки низкого и высокого уровней
по управляющим входах S1, S2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 1,5 нс

Если вам понравилась статья, вы можете подписаться на RSS или E-mail рассылку. Для получения обновлений по электронной почте, введите ваш e-mail адрес в эту форму (Доставка от FeedBurner):

Добавить комментарий

Ваш e-mail не будет опубликован. Обязательные поля помечены *